檢索結果:共5筆資料 檢索策略: "Shao-Yun Fang".ecommittee (精準) and year="103"
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本論文設計一個高硬體效率無記憶體的AES加解密系統,著重於的電路架構實現,適合使用在高吞吐量與硬體資源較少的應用,特別是低功耗的系統。 本論文中金鑰擴展電路使用即時運算(on-the-fly)產生回…
2
使用HSV色彩空間的多模演算法(Multimodal)可能遇到二個常見的狀況:1.)使用HSV色彩空間時可能需要二次轉換影響演算效能;HSV是電腦視覺(computer vision)領域常見的色彩…
3
近年來,超大型積體電路 (VLSI) 技術的快速發展使得電晶體的數量與記憶體細胞密度顯著增加,這個結果已經嚴重威脅到記憶體陣列的良率與可靠度,使得良率明顯下降。因此故障分散 (Fault Scram…
4
本論文將透過聯電 0.18um 混合模式射頻 1P6M CMOS 製程設計一顆 14 位元、500 MS/s 的高精度電流導向式數位至類比轉換器。為了達足夠的精確度,本論文將提出適合多重元件之高匹配…
5
本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用延遲迴繞與加總平均法為基礎的改良式時間至數位轉換電路(Time-to-Digita…